Inverter/laboratoire/04 hardware test 1

From ETE
(Difference between revisions)
Jump to: navigation, search
(Synthèse, placement et routage)
(Configuration)
 
Line 37: Line 37:
 
{{TaskBox|content=
 
{{TaskBox|content=
 
# Alimenter le circuit FPGA et le connecter au câble de téléchargement JTAG.
 
# Alimenter le circuit FPGA et le connecter au câble de téléchargement JTAG.
# Lancer les commandes '''Generate Programming File''' et '''Configure Target Device'''.
+
# Lancer les commandes '''Configure Target Device'''.
 
# Télécharger le fichier de configuration dans la FPGA.}}
 
# Télécharger le fichier de configuration dans la FPGA.}}
  

Latest revision as of 13:50, 16 December 2019

Contents

Synthèse

Au niveau supérieur du circuit à synthétiser, il faut prévoir la circuiterie d'entrée/sortie. C'est à ce niveau que se mettent les adaptateurs de polarité des signaux, les "buffers" haute impédance, la logique de synchronisation, ...

Dans notre exemple, nous utiliserons:

  • notre générateur de sinus avec modulation PWM
  • un diviseur de fréquence qui génère la commande de comptage pour le modulateur PWM
  • un diviseur de fréquence qui génère la commande d'échantillonnage
  • une logique de synchronisation pour le signal de remise à zéro au démarrage.

Trois circuits de division par deux sont associés à trois des boutons de la plaque de commande: ils ne sont pas utilisés ici. Les sorties de test sont dirigées sur les diodes lumineuses de la plaque de commande.

Circuit

View-pim-tasks.png

Ouvrir le bloc FPGA_inverterControl de la librairie Board, le compiler et vérifier que le schéma est fonctionnel.

Génération

View-pim-tasks.png

  1. Selectioner le bloc FPGA_inverterControl.
  2. Lancer la commande Prepare for synthesis.

Start programme Xilinx ISE

View-pim-tasks.png

  1. Selectioner le bloc FPGA_inverterControl.
  2. Lancer la commande Xilinx Project Navigator.

Synthèse, placement et routage

View-pim-tasks.png

  1. Dans le programme Xilinx ISE lancer la commande Generate Programming File

.

Configuration

View-pim-tasks.png

  1. Alimenter le circuit FPGA et le connecter au câble de téléchargement JTAG.
  2. Lancer les commandes Configure Target Device.
  3. Télécharger le fichier de configuration dans la FPGA.

Tests

View-pim-tasks.png

Vérifier:

  • la forme du signal sinusoïdal à l'aide du PCB avec les deux filtres passe- bas
  • le non-recouvrement des phases


View-pim-tasks.png

Brancher les PCBs du pont en H et du filtre passe-bas.

Examiner indépendamment la forme des deux sorties du pont en H sur l'oscilloscope. Veiller à ne pas court-circuiter une des sorties du pont en H à la masse de l'oscilloscope.

Inverter boards.JPG


View-pim-tasks.png

Brancher le PCB du transformateur et examiner la forme de la tension générée. Couper l'alimentation pour faire les branchements et veiller à ne pas toucher à la partie du secondaire: les tensions dépassent 100 V !

Inverter boards with transfo.JPG


Navigation
Arrow left.gif 03 Temps mort des commandes de commutation Arrow up.gif Travaux de laboratoire 05 PWM à 3 niveaux Arrow right.gif

Personal tools
Namespaces
Variants
Actions
Navigation
Modules/Projects
Browse
Toolbox