SEm/laboratoires/00 installation

(Difference between revisions)
Jump to: navigation, search
(Syntaxe VHDL)
Line 16: Line 16:
  
 
{{TaskBox|content=
 
{{TaskBox|content=
Copiez le répertoire <code>R:\Modules\SI\225_SEm\Digital\SEm_labs</code> vers <code>U:\SEm_labs</code>.}}
+
Copiez le fichier <code>R:\Modules\SI\225_SEm\DigitalSystems\HEUS_SEm_labs.bat</code> vers <code>U:\SEm_labs</code> et exécutez le.}}
  
 
Les fichiers source des laboratoires se trouvent dans ce répertoire. On y trouve les répertoires:
 
Les fichiers source des laboratoires se trouvent dans ce répertoire. On y trouve les répertoires:

Revision as of 10:07, 20 February 2017

Contents

Installation pour laboratoires VHDL

Répertoires

Programmes

Les programmes de développement de circuits numériques sont installés dans le répertoire C:\EDA. On y trouve notamment:

  • l'éditeur VHDL HDL-Designer
  • le simulateur VHDL Modelsim
  • les outils de synthèse pour circuits programmables Xilinx, ISE.

Sources

View-pim-tasks.png

Copiez le fichier R:\Modules\SI\225_SEm\DigitalSystems\HEUS_SEm_labs.bat vers U:\SEm_labs et exécutez le.

Les fichiers source des laboratoires se trouvent dans ce répertoire. On y trouve les répertoires:

  • WaveformGenerator, SineInterpolator, Beamer, AhbLiteComponents et PipelinedOperators contenant les circuits développés,
  • WaveformGenerator_test, SineInterpolator_test, Beamer_test, AhbLiteComponents_test et PipelinedOperators_test contenant les bancs de test,
  • Board contenant la logique nécessaire à la réalisation du circuit sur la plaque de laboratoire (inversions, synchronisation, ...),
  • Simulation contenant les définitions de présentation des signaux dans le simulateur.

Fichiers locaux

Les librairies et les fichiers temporaires (code compilé, ...) sont générés dans le répertoire local C:\Temp\EDA\<username>\<projectname>.

Documentation

Syntaxe VHDL

La bibliothèque de l'école compte plusieurs ouvrages détaillant la syntaxe de VHDL.

Le document VHDL_syntax.pdf donne quelques exemples communs de syntaxe VHDL. Tous les aspects de VHDL ne sont pas couverts et de loin. Ce document sert de pense-bête pour l'écriture de code VHDL synthétisable ainsi que pour des bancs de test.


Navigation
Arrow left.gif - Arrow up.gif Travaux de laboratoire 01 Générateur des fonctions Arrow right.gif

Personal tools
Namespaces
Variants
Actions
Navigation
Modules / Projects
Browse
Toolbox