SEm/labore/00 installation

(Difference between revisions)
Jump to: navigation, search
Line 8: Line 8:
  
 
Die Programme zum Entwurf von digitalen Schaltungen sind installiert im Verzeichnis
 
Die Programme zum Entwurf von digitalen Schaltungen sind installiert im Verzeichnis
'''C:\EDA'''. Es befinden sich da unter anderen:
+
'''C:\EDA'''. Es befinden sich da unter anderem:
  
 
* der VHDL Editor '''HDS''',
 
* der VHDL Editor '''HDS''',
* der VHDL Simulator '''Modelsim''',
+
* der VHDL Simulator '''ModelSim''',
* dies Synthese-Tools für die Xilinx programmierbaren Schaltungen, '''ISE'''.
+
* dies Synthese-Tools für die programmierbaren Schaltungen von Xilinx, '''ISE'''.
  
 
=== Sources ===
 
=== Sources ===
  
Die Source-Dateien für die Labore befinden sich im Prinzip unter
+
{{NewsBox|Aufgabe|Kopieren Sie das Verzeichnis '''R:\Modules\SI\225_SEm\Digital\SEm_labs'''
'''U:\SEm_labs'''. Es befinden sich da unter anderen:
+
nach '''U:\SEm_labs'''.}}
  
* '''WaveformGenerator''', '''SineInterpolator''' et '''Beamer''' mit den entworfenen Schaltungen,
+
In diesem Ordner befinden sich die Quelldateien für die Labore in, unter anderem, folgenden Verzeichnissen:
* '''WaveformGenerator_test''', '''SineInterpolator_test''' et '''Beamer_test''' mit den Testbanken,
+
* '''Board''' mit der Logik zur Erstellung der Schaltung auf die Laborplatten (Inverter, Synchronisation, ...),
+
* '''Simulation''' mit den Dateien, welche die Anordnung der Signale für die Simulation definieren.
+
  
Wenn dies Verzeichnisse anderswo gelegt werden, so müssen die Einstellungsdateien
+
* '''WaveformGenerator''', '''SineInterpolator''' und '''Beamer''' mit den entworfenen Schaltungen,
korrigiert werden, insbesondere das Link '''HDL Designer'''.
+
* '''WaveformGenerator_test''', '''SineInterpolator_test''' und '''Beamer_test''' mit den Testbanken,
 +
* '''Board''' mit der Logik zur Erstellung der Schaltung auf den Laborschaltkreisen (Inverter, Synchronisation, ...),
 +
* '''Simulation''' mit den Dateien, welche die Anordnung der Signale für die Simulation definieren.
  
Kopieren Sie das Verzeichnis '''R:\Modules\SI\223_SEm\Digital\SEm_labs'''
+
Wenn dieser Ordner an einen anderen Ort verschoben wird, so müssen die Einstellungsdateien
zu '''U:\SEm_labs''' .
+
korrigiert werden, insbesondere der Link '''HDL Designer'''.
  
 
=== Lokale Dateien ===
 
=== Lokale Dateien ===
  
Die Libraries und die temporäre Dateien (compiliertes Code, ...) sind im lokalen
+
Die Bibliotheken und die temporäre Dateien (kompilierter Code, ...) werden im lokalen
Verzeichnis '''My Documents\Tmp'''.
+
Verzeichnis '''C:\Users\<username>\My Documents\Tmp''' generiert.
  
 
== Dokumentation ==
 
== Dokumentation ==
Line 39: Line 38:
 
=== VHDL Syntax ===
 
=== VHDL Syntax ===
  
Die Bibliothek des Schule z&auml;hlt mehrere B&uuml;cher, die die VHDL-Syntax im einzelnen
+
Die Bibliothek der Schule hält mehrere Bücher, die die VHDL-Syntax im Detail
beschreiben.
+
beschreiben, zum ausleihen bereit.
  
Das HTML Dokument '''R:\Modules\SI\223_SEm\Digital\VHDL\VHDL
+
Das HTML Dokument '''R:\Modules\SI\223_SEm\Digital\VHDL\VHDL syntax\index.HTML''' gibt einige gemeinsame VHDL Syntaxbeispiele. Es werden mit Abstand nicht alle Aspekte von VHDL abgedeckt. Dieses Dokument ist als Nachschlagewerk für das Schreiben von synthetisierbarem VHDL-Code sowie Testbänken gedacht.
syntax\index.HTML''' gibt einige gemeinsame VHDL Syntaxbeispiele. Alle Aspekte von
+
VHDL werden mit Abstand nicht abgedeckt. Dieses Dokument dient als Hilfe f&uuml;r das Schreiben
+
von synthetisierbarem VHDL-Code sowie f&uuml;r Testb&auml;nke.
+
  
{{navNamed|left=SEm/labore/00_installation|left_name=-|up=SEm/labore|up_name=Anleitung auf Deutsch|right=SEm/labore/01_generator|right_name=Funktionsgenerator }}
+
{{navNamed|left=SEm/labore/00_installation|left_name=-|up=SEm/labore|up_name=Anleitung auf Deutsch|right=SEm/labore/01_generator|right_name=01 Funktionsgenerator }}
  
 
[[Category:SEm]]
 
[[Category:SEm]]

Revision as of 23:47, 28 May 2013

Contents

Installation für VHDL Labore

Verzeichnisse

Programme

Die Programme zum Entwurf von digitalen Schaltungen sind installiert im Verzeichnis C:\EDA. Es befinden sich da unter anderem:

  • der VHDL Editor HDS,
  • der VHDL Simulator ModelSim,
  • dies Synthese-Tools für die programmierbaren Schaltungen von Xilinx, ISE.

Sources

Aufgabe

Kopieren Sie das Verzeichnis R:\Modules\SI\225_SEm\Digital\SEm_labs nach U:\SEm_labs.

In diesem Ordner befinden sich die Quelldateien für die Labore in, unter anderem, folgenden Verzeichnissen:

  • WaveformGenerator, SineInterpolator und Beamer mit den entworfenen Schaltungen,
  • WaveformGenerator_test, SineInterpolator_test und Beamer_test mit den Testbanken,
  • Board mit der Logik zur Erstellung der Schaltung auf den Laborschaltkreisen (Inverter, Synchronisation, ...),
  • Simulation mit den Dateien, welche die Anordnung der Signale für die Simulation definieren.

Wenn dieser Ordner an einen anderen Ort verschoben wird, so müssen die Einstellungsdateien korrigiert werden, insbesondere der Link HDL Designer.

Lokale Dateien

Die Bibliotheken und die temporäre Dateien (kompilierter Code, ...) werden im lokalen Verzeichnis C:\Users\<username>\My Documents\Tmp generiert.

Dokumentation

VHDL Syntax

Die Bibliothek der Schule hält mehrere Bücher, die die VHDL-Syntax im Detail beschreiben, zum ausleihen bereit.

Das HTML Dokument R:\Modules\SI\223_SEm\Digital\VHDL\VHDL syntax\index.HTML gibt einige gemeinsame VHDL Syntaxbeispiele. Es werden mit Abstand nicht alle Aspekte von VHDL abgedeckt. Dieses Dokument ist als Nachschlagewerk für das Schreiben von synthetisierbarem VHDL-Code sowie Testbänken gedacht.


Navigation
Arrow left.gif - Arrow up.gif Anleitung auf Deutsch 01 Funktionsgenerator Arrow right.gif

Personal tools
Namespaces
Variants
Actions
Navigation
Modules / Projects
Browse
Toolbox