SEm/labore/06 uart

(Difference between revisions)
Jump to: navigation, search
(Registres)
Line 16: Line 16:
 
Unabhängig dazu behält der Zähler, welcher die Übertragung steuert, immer die gleiche Periode.
 
Unabhängig dazu behält der Zähler, welcher die Übertragung steuert, immer die gleiche Periode.
  
=== Registres ===
+
=== Register ===
  
Les registres accédés en écriture par le microprocesseur sont:
+
Auf folgende Register schreibt der Prozessor:
: adresse 00: registre de donnée, contient la valeur qui va être transmise sur la ligne RS 232
+
: Adresse 00: Datenregister, dieser Wert wird auf der RS232-Linie übertragen
: adresse 01: registre de contrôle, pas utilisé pour le moment
+
: Adresse 01: Kontrollregister, im Moment noch unbenuzt
: adresse 02: registre de période, donne la vitesse de transmission, tant en émission qu'en réception
+
: Adresse 02: Bitperiode, gibt die Übertragungsgeschwindigkeit für das Senden sowie das Empfangen
  
Les registres accédés en lecture sont:
+
Die folgenden Register werden vom Prozessor gelesen
: adresse 00: registre des donnée, contient la valeur reçue sur la ligne RS 232
+
: Adresse 00: Datenregister, enthält den zuletzt auf der RS232-Linie empfangenen Wert
: adresse 01: registre de statut:
+
: Adresse 01: Statusregister
:: bit 0: indique qu'un nouveau mot a été reçu et peut être lu par le microprocesseur
+
:: Bit 0: zeigt an, dass ein neues Wort empfangen wurde und vom Prozessor gelesen werden kann
:: bit 1: indique qu'un mot est en cours de transmission et que le microprocesseur ne doit pas écrive de nouvelle valeur dans le registre de donnée
+
:: Bit 1: zeigt an, dass ein Wort gesendet wird und dass der Prozessor keinen neuen Wert ins Datenregister schreiben soll
:: bit 2: indique qu'un nouveau mot est en cours de réception
+
:: Bit 2: zeigt an, dass ein neues Wort empfangen wird
  
 
=== Code VHDL ===
 
=== Code VHDL ===

Revision as of 10:35, 7 April 2016

Contents

UART-Peripheriebaustein für AMBA-Bus

Einleitung

In diesem Labor werden wir einen Peripheriebaustein entwickeln, der in den Prozessorsystemen weit verbreitet ist: eine serielle Schnittstelle (Universal Asynchronous Receiver/Transmitter, UART).

In dieses Labor wird die Entwicklung einer digitalen Schaltung geübt und verlangt dadurch auch eine Reflexion über die Architektur des Systems.

Entwicklung

Der Peripheriebaustein stellt dem Prozessor zwei serielle Leitung zur Verfügung: eine für den Empfang und eine für die Übertragung.

Die empfangenen Datenbits sollten möglichst in deren Mitte gelesen werden. Der Zähler, welcher diesen Moment des Lesens bestimmt, sollte also wenigstens mit dem Auftreten des start bit synchronisiert werden. Unabhängig dazu behält der Zähler, welcher die Übertragung steuert, immer die gleiche Periode.

Register

Auf folgende Register schreibt der Prozessor:

Adresse 00: Datenregister, dieser Wert wird auf der RS232-Linie übertragen
Adresse 01: Kontrollregister, im Moment noch unbenuzt
Adresse 02: Bitperiode, gibt die Übertragungsgeschwindigkeit für das Senden sowie das Empfangen

Die folgenden Register werden vom Prozessor gelesen

Adresse 00: Datenregister, enthält den zuletzt auf der RS232-Linie empfangenen Wert
Adresse 01: Statusregister
Bit 0: zeigt an, dass ein neues Wort empfangen wurde und vom Prozessor gelesen werden kann
Bit 1: zeigt an, dass ein Wort gesendet wird und dass der Prozessor keinen neuen Wert ins Datenregister schreiben soll
Bit 2: zeigt an, dass ein neues Wort empfangen wird

Code VHDL

View-pim-tasks.png

Dessinez le diagramme-bloc du périphérique AHB-Lite ahbUart.


View-pim-tasks.png

En se basant sur ce diagramme-bloc, écrivez le code VHDL du périphérique ahbUart.

Vérification

View-pim-tasks.png

A l'aide du banc de test à disposition, simulez le système et vérifiez le bon fonctionnement du périphérique ahbUart.


Navigation
Arrow left.gif 05 GPIO-Peripheriebaustein Arrow up.gif Anleitung auf Deutsch 07 Kurvenzeichnungsperipheriebaustein Arrow right.gif

Personal tools
Namespaces
Variants
Actions
Navigation
Modules / Projects
Browse
Toolbox