SEm/labore/00 installation

(Difference between revisions)
Jump to: navigation, search
(Verzeichnisse)
Line 17: Line 17:
  
 
{{TaskBox|content=
 
{{TaskBox|content=
Kopieren Sie das Verzeichnis <code>R:\Modules\SI\225_SEm\Digital\SEm_labs</code> nach <code>U:\SEm_labs</code>.}}
+
Kopieren Sie die Datei <code>R:\Modules\SI\225_SEm\DigitalSystems\HEUS_SEm_labs.bat</code> nach <code>U:\SEm_labs</code> und führen Sie diese aus.}}
  
 
In diesem Ordner befinden sich die Quelldateien für die Labore in, unter anderem, folgenden Verzeichnissen:
 
In diesem Ordner befinden sich die Quelldateien für die Labore in, unter anderem, folgenden Verzeichnissen:

Revision as of 10:08, 20 February 2017

Contents

Installation für VHDL Labore

Verzeichnisse

Programme

Die Programme zum Entwurf von digitalen Schaltungen im Verzeichnis C:\EDA installiert. Es befinden sich da unter anderem:

  • der VHDL Editor HDL-Designer,
  • der VHDL Simulator ModelSim,
  • das Synthese-Tools für die programmierbaren Schaltungen von Xilinx, ISE.

Sources

View-pim-tasks.png

Kopieren Sie die Datei R:\Modules\SI\225_SEm\DigitalSystems\HEUS_SEm_labs.bat nach U:\SEm_labs und führen Sie diese aus.

In diesem Ordner befinden sich die Quelldateien für die Labore in, unter anderem, folgenden Verzeichnissen:

  • WaveformGenerator, SineInterpolator und Beamer mit den entworfenen Schaltungen,
  • WaveformGenerator_test, SineInterpolator_test und Beamer_test mit den Testbanken,
  • Board mit der Logik zur Erstellung der Schaltung auf den Laborschaltkreisen (Inverter, Synchronisation, ...),
  • Simulation mit den Dateien, welche die Anordnung der Signale für die Simulation definieren.

Lokale Dateien

Die Bibliotheken und die temporäre Dateien (kompilierter Code, ...) werden im lokalen Verzeichnis C:\Temp\EDA\<username>\<projectname> generiert.

Dokumentation

VHDL Syntax

Die Schulbibliothek hält mehrere Bücher, die die VHDL-Syntax im Detail beschreiben, zum ausleihen bereit.

Das Dokument VHDL_syntax.pdf gibt einige allgemeine VHDL Syntaxbeispiele. Es werden mit Abstand nicht alle Aspekte von VHDL abgedeckt. Dieses Dokument ist als Nachschlagewerk für das Schreiben von synthetisierbarem VHDL-Code sowie Testbänken gedacht.


Navigation
Arrow left.gif - Arrow up.gif Anleitung auf Deutsch 01 Funktionsgenerator Arrow right.gif

Personal tools
Namespaces
Variants
Actions
Navigation
Modules / Projects
Browse
Toolbox