Inverter/laboratoire/07 hardware test 2

From ETE
Revision as of 14:39, 24 September 2015 by Francois.corthay (Talk | contribs)
(diff) ← Older revision | Latest revision (diff) | Newer revision → (diff)
Jump to: navigation, search

Contents

Synthèse

View-pim-tasks.png

Reprendre le bloc FPGA_inverterControl de la librairie Board et effectuer une synthèse suivie d'un placement et routage. Télécharger la configuration dans la FPGA.

Tests

View-pim-tasks.png

Examiner la tension de sortie du pont en H sur l'oscilloscope. Veiller à ne pas court-circuiter une des sorties du pont en H à la masse de l'oscilloscope. Mettre en évidence les différences de comportement en fonction des différentes commandes.


Navigation
Arrow left.gif 06 PWM à 3 niveaux optimisée Arrow up.gif Travaux de laboratoire - Arrow right.gif

Personal tools
Namespaces
Variants
Actions
Navigation
Modules/Projects
Browse
Toolbox