SEm/laboratoires/04 synthese
(→Introduction) |
(→Circuit) |
||
(17 intermediate revisions by 3 users not shown) | |||
Line 16: | Line 16: | ||
Nous profiterons du signal carré de l'un des générateurs pour fournir un signal de synchronisation pour l'oscilloscope. | Nous profiterons du signal carré de l'un des générateurs pour fournir un signal de synchronisation pour l'oscilloscope. | ||
− | Le circuit se trouve dans la librairie '''Board''', le banc de test dans la librairie ''' | + | Le circuit se trouve dans la librairie '''Board''', le banc de test dans la librairie '''Lissajous_test'''. |
=== Circuit === | === Circuit === | ||
− | Ouvrir le bloc ''' | + | |
+ | {{TaskBox|content= | ||
+ | Ouvrir le bloc '''lissajousGenerator_circuit''' de la librairie '''Board''', le compiler et vérifier que le schéma est fonctionnel.}} | ||
+ | |||
Une simulation du circuit à ce niveau permet de s'assurer de la bonne fonctionnalité du système. | Une simulation du circuit à ce niveau permet de s'assurer de la bonne fonctionnalité du système. | ||
+ | |||
+ | [[File:SEm_lissajou_coeffs.svg|thumb|Coefficients Interpolation]] | ||
+ | Vos coefficients peuvent être vérifiées par le [[Media:SEm_sinegen_coeffs.svg|chronogramme ci-contre]]. | ||
=== Génération === | === Génération === | ||
− | + | {{TaskBox|content= | |
− | Lancer la commande '''Prepare for synthesis'''. | + | Lancer la commande '''Prepare for synthesis'''.}} |
=== Synthèse === | === Synthèse === | ||
− | Lancer la commande '''Xilinx Project Navigator'''. | + | {{TaskBox|content= |
− | Spécifier le type de circuit utilisé, '''xc3s500E''', et ses paramètres '''FG320-5'''. | + | # Lancer la commande '''Xilinx Project Navigator'''. |
− | Ajouter le fichier VHDL généré ''' | + | # Spécifier le type de circuit utilisé, '''xc3s500E''', et ses paramètres '''FG320-5'''. |
− | Ajouter le fichier ''' | + | # Ajouter le fichier VHDL généré '''lissajous.vhd''' au projet. Vérifier que le circuit choisi pour la synthèse est bien '''lissajousGenerator_circuit-struct'''. |
− | Lancer la commande '''Synthesize - XST'''. Vérifier tous les avertissements ("'''warning'''") et s'assurer que le circuit ne pose aucun problème de réalisation. Examiner les informations de résultat de synthèse quant à la taille du circuit résultant. | + | # Ajouter le fichier '''lissajous.ucf''' au projet. |
− | Vérifier la fréquence maximale prévue pour ce circuit. | + | # Lancer la commande '''Synthesize - XST'''. |
+ | # Vérifier tous les avertissements ("'''warning'''") et s'assurer que le circuit ne pose aucun problème de réalisation. | ||
+ | # Examiner les informations de résultat de synthèse quant à la taille du circuit résultant. | ||
+ | # Vérifier la fréquence maximale prévue pour ce circuit.}} | ||
=== Placement et routage === | === Placement et routage === | ||
− | Lancer la commande '''Implement Design'''. | + | {{TaskBox|content= |
+ | Lancer la commande '''Implement Design'''.}} | ||
=== Configuration === | === Configuration === | ||
− | Alimenter le circuit FPGA et le connecter au | + | {{TaskBox|content= |
− | Lancer les commandes '''Generate Programming File''' et '''Configure Target Device'''. | + | # Alimenter le circuit FPGA et le connecter au câble de téléchargement JTAG. |
− | Télécharger le fichier de configuration dans la FPGA. | + | # Lancer les commandes '''Generate Programming File''' et '''Configure Target Device'''. |
+ | # Télécharger le fichier de configuration dans la FPGA.}} | ||
=== Tests === | === Tests === | ||
− | |||
− | |||
− | {{navNamed|left=SEm/laboratoires/03_convertisseur|left_name=03 Convertisseur numérique / analogique|up=SEm/laboratoires|up_name= | + | {{TaskBox|content= |
+ | Brancher les filtres passe-bas à la sortie des modulateurs. Vérifier la forme des signaux sur l'oscilloscope. Mettre l'oscilloscope en mode X-Y: ceci donne une courbe de Lissajous.}} | ||
+ | |||
+ | {{navNamed | ||
+ | |left=SEm/laboratoires/03_convertisseur|left_name=03 Convertisseur numérique / analogique | ||
+ | |up=SEm/laboratoires|up_name= Travaux de laboratoire | ||
+ | |right=SEm/laboratoires/machine d etat|right_name=machine d'états | ||
+ | }} | ||
− | [[Category:SEm]] | + | [[Category:Bachelor]] [[Category:SEm]] [[Category:Français]] |
Latest revision as of 11:08, 26 February 2021
|
Synthèse automatique
Introduction
Ce laboratoire présente la synthèse automatique de circuits à partir du code VHDL. Il se base sur l'exemple du générateur de fonctions. La combinaison de deux sinusoïdes à des fréquences différentes permet de dessiner des courbes de Lissajous.
Synthèse
Au niveau supérieur du circuit à synthétiser, il faut prévoir la circuiterie d'entrée/sortie. C'est à ce niveau que se mettent les adaptateurs de polarité des signaux, les "buffers" haute impédance, la logique de synchronisation, ... Dans notre exemple, nous placerons deux générateurs de sinus, deux modulateurs sigma-delta et une logique de synchronisation pour le signal de remise à zéro au démarrage.
Nous profiterons du signal carré de l'un des générateurs pour fournir un signal de synchronisation pour l'oscilloscope. Le circuit se trouve dans la librairie Board, le banc de test dans la librairie Lissajous_test.
Circuit
Une simulation du circuit à ce niveau permet de s'assurer de la bonne fonctionnalité du système.
Vos coefficients peuvent être vérifiées par le chronogramme ci-contre.
Génération
Synthèse
Placement et routage
Configuration
Tests
Navigation
03 Convertisseur numérique / analogique
Travaux de laboratoire
machine d'états