SEm/laboratoires/08 soc
|
System on Chip (SoC)
Introduction
Dans ce laboratoire, nous allons implémenter dans un circuit programmable un système à processeur comprenant les périphériques développés précédemment. Un tel système sur une puces est aussi abrévié SoC (System on Chip).
Protocole bus série
Le processeur exécute un programme qui lit l'interface série, à travers le périphérique UART et donne accès au contenu de la mémoire en lecture ou en écriture.
Trames
Le protocole série est celui utilisé par les collègues d'électronique de puissance pour la communication avec leurs DSPs. Chaque trame se compose comme suit:
- header: AAh
- packet id: numéro de la commande
- cmd: code de commande
- data length: nombre de bytes du contenu de la commande
- data: contenu de la commande
- checksum: somme de tous les bytes de la commande, en ignorant les reports
Chaque commande reçoit en retour une trame qui se construit de la même façon. La réponse retourne le même numéro et le même code que la commande, mais avec des données différentes.
Ecriture en mémoire
Pour une écriture d'un mot de 16 bits en mémoire, la trame de commande contient:
- cmd: 03h
- data length: 4
- data: addrl, addrh, datal, datah
La réponse contient:
- data length: 0
- data: none
Lecture de mémoire
Pour une lecture d'un mot de 16 bits de la mémoire, la trame de commande contient:
- cmd: 04h
- data length: 2
- data: addrl, addrh
La réponse contient:
- data length: 2
- data: datal, datah
Simulation
Le banc de test à disposition, beamerSoc_tb
, lit et écrit dans différents registres du système.
Implémentation
Navigation
07 Périphérique de dessin de courbes pour bus AMBA
Travaux de laboratoire
09 Additionneur haute vitesse